视频1 视频21 视频41 视频61 视频文章1 视频文章21 视频文章41 视频文章61 推荐1 推荐3 推荐5 推荐7 推荐9 推荐11 推荐13 推荐15 推荐17 推荐19 推荐21 推荐23 推荐25 推荐27 推荐29 推荐31 推荐33 推荐35 推荐37 推荐39 推荐41 推荐43 推荐45 推荐47 推荐49 关键词1 关键词101 关键词201 关键词301 关键词401 关键词501 关键词601 关键词701 关键词801 关键词901 关键词1001 关键词1101 关键词1201 关键词1301 关键词1401 关键词1501 关键词1601 关键词1701 关键词1801 关键词1901 视频扩展1 视频扩展6 视频扩展11 视频扩展16 文章1 文章201 文章401 文章601 文章801 文章1001 资讯1 资讯501 资讯1001 资讯1501 标签1 标签501 标签1001 关键词1 关键词501 关键词1001 关键词1501 专题2001
CDMA工作原理
2025-09-25 17:48:35 责编:小OO
文档
CDMA及碼分多址接入,是一種基於擴展頻譜通信技術的多址接入方式。它採用唯一的碼字將消息信號擴展到相對更寬的頻帶上,從而減少干擾,增強系統處理能力,並且可以區分用戶。CDMA多址接入不要求分割頻率和時間,因而系統容量較高。目前國際上主流的第三代移動通信技術(WCDMA,CDMA2 000以及我國提出的TD-SCDMA)都採用了CDMA技術。CDMA收發信機將成為今後通信產品的主流。

本振源作為CDMA發射機心臟,對通信質量有著舉足輕重的影響。CDMA技術對線性度和調製精度有嚴格的要求,因此,如何根據整機指標(如:誤差向量幅度-EVM,鄰道功率抑制比-ACPR),尤其是對本振源要求較高的多模手機,確定本振源可實現的具體指標(相位雜訊等),並對電路進行設計與優化,成為各類CDMA通信設備設計者的新的挑戰。

圖1 CDMA發射機框圖

本文介紹一款寬帶CDMA發射機的本振源設計過程,提供一整套針對CDMA發射機本振電路(鎖相環路)進行的電路指標確定、器件選取與參數設定以及電路設計的方案的可行性評估。

另外,對發射機系統的EVM指標進行了仿真,從而得出了合理的本振源相位誤差指標。為便於設計者對鎖相環路的優化與仿真,筆者還編寫了一套ADS鎖相環路仿真程式,不同於常見的優化和計算在後臺進行的輔助程式。在使用本仿真程式時,設計得可以調整任意參數或器件值並迅速獲得與該調整相應的所有關鍵指標(如:相噪、雜散、穩定性)的變化。

1 原理簡介

寬帶CDMA發射機框圖如圖1所示,其中左上部分為本振源電路。單片機通過資料部控制鎖相環路晶片(PLL IC)使得該電路可以鎖定在不同的通道上;溫補晶振(TCXO)為鎖相環路提供精確的參考頻率源;壓控振盪器(VCO)反饋信號與該頻率源在PLL IC內進行鑒相。鑒相輸出通過電荷泵和環路濾波器輸出到壓控振盪器的控制端控制其輸出頻率。

2 指標設定

與本振源相關的主要整機指標有:

·頻穩度:±2×10 -6;

·EVM:15%;

·帶寬:2.5MHz;

·ACPR:-40dB/±2.5MHz。

基於上述指標,得出以下針對本振源的一些具體指標:

(1)參考頻率源頻穩定:±1.7ppm(包括溫度頻穩度、供電電壓頻穩度、負載牽引頻穩定和年老化率累加)。

(2)相位誤差:相位誤差是由發射機的誤差向量幅度即EVM(The error vector magnitude)決定的,EVM經常被用來描述發射信號的調製精度。TD-SCDMA和WCDMA標準都用此標準來規定發射信號的質量。EVM是對理想波形與實際波形之差的度量,如圖2所示。

安捷司提供的測量規範被廣泛應用於測量儀器和商業仿真軟體,其具體內部如下:

設Z(k)為在kT(T為符號週期)時刻通過理想接收濾波器觀測待測發射機而得到的複向量,S(k)為理想歸一化的單位圓上的參考向量。則Z(k)可以表示為:

Z(k)=[C0+C1(S(k)+E(k))]Wk (1)

其中,W=eΔr+jΔα為頻率偏移(Δα弧度/符號)以及幅度變化率(Δr奈培(衰耗單位)/符號);C 0為一恒定的複數偏移量,代表正交調製器的不平衡性;C1為一複數常量,代表發射機的任意相位和輸出功率;E(k)代表抽樣S(k)的殘差。

則誤差向量的總平方和為:

其中,C0,C1和W應使上式取得最小值,在此條件下求得每一個符號各自所對應的最小誤差向量E (k)。

EVM定義為誤差向量E(k)的幅度的均方根值,即:

其中,N=MAX-MIN+1,而MAX和MIN為EVM測量信號段的第一個符號和最後一個符號的排序數。

由以上定義可以看出:發射機的信噪比和非線性都可能造成EVM的變化。而且這些因素對EVM的影響並能做簡單的線性疊加。為便於通過EVM指標確定鎖相環路的具體指標,筆者利用ADS進行了系統仿真。在考慮功率放大器(PA)的非線性的前提下-設定PA增益為11.5dB,三階交調點為28.5dBm,輸入功率為10dBm,通過仿真認為將本振的EVM定為<2%是合理的。

(3)鑒相頻率:因帶寬為2.5MHz,所以鎖相環鑒相頻率亦設為2.5MHz。

(4)雜散相噪(Spur):雜散相噪一般由鄰道功率抑制比即ACPR(Adjacent Channel Power Ra tio)決定。

ACPR,有時被稱為ACLR(Adjacent Channel Leakage Ratio)。其定義為發射功率與相鄰通道上的測得功率之比。一般主要由發射機(尤其PA)的非線性所至。但對於直接上變頻的調製方法來說,本振源在鄰道上的雜散(Spur)對該指標亦有一定的影響。

為使得該頻率點上的Spur不影響整機的ACPR(ACPR<-40dBc/±2.5MHz),設定該點上(±2.5MH z)的相噪相對幅度為-120dBc。

3 器件選取與參數確定

3.1 參考頻率源的選取

通過上述指標的確定,參數頻率源的頻率穩定度應為:±1.7ppm(包括溫度頻穩定、供電電壓頻穩定、負載牽引頻穩定和年老化率累加)。為便於確定鎖相環路的分頻比,設定其工作頻率20MHz=8×2.5MHz(通道帶寬)。

3.2 鎖相環晶片的選取與參數設定

a.晶片選取

晶片選取方面決定選用美國國家半導體(National Semiconductor)鎖相環晶片。本設計在EVM調

製精度方面要求嚴格,它與本振源相噪之間的關係為:

(4)式中,L(f)為相位雜訊密度。因此鎖相環的相位雜訊成為設計成功與否的關鍵。首先,對鎖相環路的種類進行選擇(見表1)。

表1 PLL IC種類與性能比較

鎖相環積體電路的種類小數分頻集成鎖相環路 整數分頻集成鎖相環路 雙鎖相環路積體電路

相噪特性 分頻比N可以比較大,從

而適當地減小雜訊,但受到

晶振、合理分頻比和小數分

頻器補償電路雜訊。

IC雜訊可以做的較低,不存

在小數分頻產生的雜訊。

1Hz歸一化雜訊好於小數分

頻器。

鎖相環之間容易產生雜

訊干擾,而本設計採用

直接上變頻,不需要中

頻鎖相。

由表1可以看出,單鎖相環整數分頻器應為首選。

為達到相噪最小化的目的,在選用鎖相環IC時,筆者著重考察了1Hz歸一化鑒相器雜訊的指標。理論上,該參數是在鑒相頻率為1Hz時的鑒相器引起的相位雜訊。它是基於參考頻率源、分頻器和VCO對於帶內雜訊的貢獻一般遠小於鑒相器雜訊的實際情況而設定的一個技術指標。

相位雜訊=(1Hz歸一化鑒相器雜訊)+10·log(比較頻率)+20·log(反饋支路分頻比N)

在National Semiconductor所有的單環數分頻的鎖相環晶片中,LMX2347的1Hz歸一化鑒相器雜訊值最低,為-220dBc/Hz,而其他晶片一般在-210dBc以上。電腦仿真結果表明,當1Hz一化鑒相器雜訊的值為-210dBc時,其相應EVM值為2.9%,而在-220dBc時為1.06%(比較頻為2.5MHz時)。因此,選擇LMX2347成為必然。

b.分頻比的確定

由於本專案的通道寬度為2.5MHz,因此理想的比較頻率應為2.5MHz。此時,分頻比N為1470/2.5 =588,但LMX2347僅能產生992到32767範圍內的連續分頻比,因此,決定選擇比較頻率為1.25MHz。做出該選擇副作用是由於N值的增加,整體相噪會增加3dB。即使LMX2347的相噪特性下降3dB,其整體特性仍至少優於其他晶片-210-(-220)-3dB=7dB。而且實際仿真表明,當比較頻率為1.25MHz時,E VM為1.66%,仍舊滿足設計要求。

3.3 VCO的選取與指標設定

相位雜訊是VCO設計的關鍵指標。由公式(5)求得合理的VCO在10kHz上的相噪為-95dBc/Hz。

其中,k為相位雜訊譜中帶內最低相噪密度,單位是dBc/Hz,p是帶內峰值相噪。

為減小VCO輸入電容對環路濾波器的影響,規定其輸入電容應小於10pF。

圖3 PLL仿真結果

4 電路設計與仿真

為了方便電路的設計與調試,筆者編寫了一套ADSPLL仿真程式。該程式可以靈活地選擇濾波器階數,並可在每次參數變化後一性給出與該次變化相對應的相噪、雜散、相位餘量等參數,使設計者在器件值變化後可瞭解PLL的整體特性。

仿真軟體以環路濾波器Z參數中的Z21代表環路增益,從而使得環路濾波器拓撲結構可以隨便調整。另外,由於ADS軟體自身的優點,該仿真軟體可以對任何指標進行參數優化,從而得出最優的電路參量。在相位雜訊方面,該仿真程式考慮了1Hz鑒相器相噪、VCO相噪以及環路濾波器各電阻所引入的雜訊。總雜訊為各部分雜訊在PLL輸出端的疊加,如(6)式。

TotalNoise(f)=10log(10PLLNoise(f)/10+10CCONoise(f)/10+10R2-Nsise(f)/10+10R3_Noise(f)/10+1 0R4_Noise(f)/10+10TotolSpur(f)/10) (6)

該程式給出了PLL電路的開環增益及相位變化。相位余量對應于增益為0dB時的相位變化。考慮到本振源對ACPR參數的影響,在該仿真程式中加入比較頻率上的雜散雜訊。

PLL IC的雜散雜訊由漏電雜散雜訊(Leakage Spur)和脈衝雜散雜訊(Pulse Spur)構成,其計算公式分別為:

LeakageSpur=BaseLeakageSpur+20log(LeakageCurrent/kφ)+SpurGain (7)

PulseSpur=BasePulseSpur+SpurGain+40log(Fcomp/1·Hz) (8)

其中,BaskLeakageSpur為常量16dBc,LMX2347的BasePulseSpur為-322dBc,SpurGain為雜散頻點上的環路增益,Leakage為電荷泵在三態高阻上的漏電流,Kφ為鑒相增益,Fspur為雜散頻點的頻率。

為增強對雜散雜訊抑制以提高鄰道抑制(ACPR)性能,並考慮到1.25MHz的比較頻率,本設計採用4階環路濾波器,在仿真過程中主要以雜散雜訊抑制為優化目標,優化仿真結果如圖3,其中標“□”的線為閉環增益與相位回應,標“×”的線為開環回應。“○”線為總相位雜訊。

(1)相位雜訊參數:根據仿真生的相噪密度,求得PLL電路產生的RMS Phase error=0.95°,EVM 為1.66%<2%,滿足指標要求;

(2)定時間:6.5μs;

(3)穩定性:相位餘量32°;

(4)2.5MHz上相噪與雜散之和為-157.4,可見該本振源的雜散雜訊對2.5MHz上的ACPR影響極小。

以上方法可以廣泛應用於各種寬帶CDMA(如WCDMA、CDMA2000等)通信電路的設計。下载本文

显示全文
专题