ATmeqa48PA/88PA/168PA/328P 1.1引脚说明VCC数字电源电压112 GND接地1.1.3端口B(PB7:0)XTAL1/XTAL2/TOSC1/TOSC2端口B是一个8位双向l/o端口,带有内部上拉电阻器(为每个位选择)。端口B输出缓冲器具有对称的驱动特性,同时具有高信噪比和高信源容量。作为输入,如果上拉电阻器被激活,外部拉低的端口b引脚将产生电流。当复位条件变为激活状态时,端口B引脚为三态,即使时钟不运行,这取决于时钟选择保险丝的设置,PB6可作为逆变振荡器放大器的输入,并根据时钟选择保险丝的设置输入内部时钟工作电路,如果内部校准的rc振荡器用作芯片时钟源,PB7可以用作逆变振荡器放大器的输出。6用作tosc2。异步定时器/计数器2的输入如果ASSR中的as2位被设置,端口b的各种特殊特性在第76页的“端口b的替代功能”和第26页的“系统时钟和时钟选项”中详细说明。4端口C(PC5:0)端口C是一个7位双向I/o端口,带有内部上拉电阻器(为每一位选择)。PC5.0输出缓冲器具有对称的驱动特性,具有高信噪比和高信源容量。如果上拉电阻器被激活,外部拉低的输入端口c引脚将产生电流。当复位条件变为激活状态时,即使时钟没有运行,端口C引脚也是三态的1.1.5 PC6/复位如果rstdiSbl保险丝编程,PC6用作i/o引脚注意PC6的电气特性不同于端口C的其他引脚如果rstdiSbl保险丝未编程,PC6用作复位输入。该引脚的低电平超过最小脉冲长度将产生复位,即使时钟没有运行,最小脉冲长度如308页表28-3所示。短脉冲不保证产生复位。端口c的各种特殊功能在第79页1.1.6“端口c的备用功能”中详细说明。端口D(PD7:0)是一个8位双向l/o端口,带有内部上拉电阻器(为每一位选择)。端口d输出缓冲器具有对称的驱动特性,同时具有高信噪比和高信源容量。作为输入,如果上拉电阻器被激活,外部拉低的端口d引脚将产生电流。当复位条件变为激活状态时,端口d引脚为三态,即使时钟不运行皿L 8161Ds-AVR-10/09 ATmeqa48PA/88PA/168PA/328P。端口d的各种特殊特性在第82 1.17页的“端口d的替代功能AVcc是a/d转换器的电源电压引脚PC3:0和ADC7:6”中进行了详细说明。即使不使用AdC,也应将其外部连接到Vcc。如果使用Adc,则应通过低通滤波器将其连接到Vcc。注意,PC6.4使用数字电源电压,Vcc 1.18 AREF AREF是A/D转换器的模拟参考引脚。1.1条。9 ADC7:6(仅限TQFP和QFN/MLF包中的TQFP和QFN/MLF包),AdC7:6用作A/D转换器的模拟输入这些引脚由模拟电源供电,并用作10位ADc通道ATmEL 8161Ds-AVR-10/09 ATmeqa48PA/88PA/168PA/328P 2概述ATMEG48PA/88PA/168PA328P是基于AVR增强RISC架构的低功耗CMOS 8位微控制器。通过在单个时钟周期内执行强大的指令,ATmega48PA/88PA/168PA/328P实现了接近每兆赫1 MIPS的吞吐量,允许系统设计师根据处理速度优化功耗2.1框图2-1。框图定时器调试线监控看门狗POR/BOD振荡器复位逻辑振荡器电路闪存SRAM时钟生成AR EEPROM AVCC AREF GND 8bit t/c o 16位t/c 1 A/D Conv erna 8bit t/c 2 USART o端口D(8)端口B(8)端口c(7)重置XTAL[1.2]D[.7]PB | 0.7]PC[o.6 ADC(6.7)AVR核心结合了丰富的指令集和32个通用目的工作登记簿。所有32个寄存器都直接连接到算术逻辑单元(ALU),允许在一个时钟周期内执行的一条指令中访问两个的寄存器。由此产生的ATmEL 8161Ds-AVR-10/09 ATmeqa48PA/88PA/168PA/328P体系结构在实现吞吐量比传统cisc微控制器快10倍的同时,代码效率更高。ATMEL48PA/88PA168PA/328P提供了以下特性:4/8/16/32K字节的系统内可编程闪存,具有读写功能,256/512/512/1K字节EEPROM、512/1K/1K字节SRAM、23条通用/O线、32个通用工作寄存器、三个灵活的比较模式定时器/计数器、内部和外部中断、串行可编程USART、面向字节的2线串行接口、SPI串行端口、6通道10位Adc(TQFP和QFN/MLF中有8个通道p
下载本文