视频1 视频21 视频41 视频61 视频文章1 视频文章21 视频文章41 视频文章61 推荐1 推荐3 推荐5 推荐7 推荐9 推荐11 推荐13 推荐15 推荐17 推荐19 推荐21 推荐23 推荐25 推荐27 推荐29 推荐31 推荐33 推荐35 推荐37 推荐39 推荐41 推荐43 推荐45 推荐47 推荐49 关键词1 关键词101 关键词201 关键词301 关键词401 关键词501 关键词601 关键词701 关键词801 关键词901 关键词1001 关键词1101 关键词1201 关键词1301 关键词1401 关键词1501 关键词1601 关键词1701 关键词1801 关键词1901 视频扩展1 视频扩展6 视频扩展11 视频扩展16 文章1 文章201 文章401 文章601 文章801 文章1001 资讯1 资讯501 资讯1001 资讯1501 标签1 标签501 标签1001 关键词1 关键词501 关键词1001 关键词1501 专题2001
ADC噪声与数据速率的关系
2025-09-22 17:35:43 责编:小OO
文档
Δ-ΣADC噪声与数据速率的关系

Δ-ΣADC噪声与数据速率的关系

作者:Bonnie Baker

本文是对Δ-Σ ADC 内部工作原理进行简要概述的最后一部分。您已经了解了调制器在某个特定时间和频率域中如何工作,以及如何在高频中形成转换量化噪声。该调制器实施了一个过采样系统,该采样系统拥有一个积分器和负反馈。另外,您还阅读了解了一些与数字/抽取滤波器内部工作原理相关的信息。这种滤波器降低了调制器数字 1 位流中的高频噪声,同时将数字化的输入信号以低数据速率传输至转换器输出。这两种模块的组合便得到了一款高精度ADC(请参见参考书目1、参考书目2 以及参考书目3)。

不管使用何种转换器,实际精度都与ADC 传输的位数相等。当涉及信号噪声时,“有效精度”就是对模数转换有用位的描述。有效精度等于ADC 的有效位数。调制器FS(采样速率)和FD(输出数据速率)的比决定了抽取或过采样,比率,其会直接影响有效精度。抽取比的范围介于4~32,768 之间,其与每个数据输出调制器采样的数目相等。

请看下面图 1 中的频谱。假设输出数据速率为调制器采样频率的一小部分(请参见图1a),0~FD 的输入频率均在输出信号频带中。由于噪声水平较低,因此有效精度较高。FD 的更高频率不但增加了转换器的输出数据速率,而且还降低了有效精度。虽然调制器的大部分噪声都出现在更高频率中,但是您获得的有效精度仍然较低(请参见图1b)。图1c 就显示了一个关于抽取比与采样ADC 有效精度之间关系的例子。

在不改变有效精度的条件下,提高输出数据速率的一种方法就是提高调制器的采样速率。您可以通过提高Δ-Σ ADC 的主时钟速率来提高这一速率。使用恒定抽取比后,采样速率和功耗同时升高。此外,大多数转换器都拥有采样速率的实际极限,超过这一极限后其将无法正常地工作。抽取比和有效精度之间存在着紧密的联系。保持采样速率恒定不变并保持较低的数据速率,能够让您获得较高的转换器输出有效精度。下载本文

显示全文
专题