视频1 视频21 视频41 视频61 视频文章1 视频文章21 视频文章41 视频文章61 推荐1 推荐3 推荐5 推荐7 推荐9 推荐11 推荐13 推荐15 推荐17 推荐19 推荐21 推荐23 推荐25 推荐27 推荐29 推荐31 推荐33 推荐35 推荐37 推荐39 推荐41 推荐43 推荐45 推荐47 推荐49 关键词1 关键词101 关键词201 关键词301 关键词401 关键词501 关键词601 关键词701 关键词801 关键词901 关键词1001 关键词1101 关键词1201 关键词1301 关键词1401 关键词1501 关键词1601 关键词1701 关键词1801 关键词1901 视频扩展1 视频扩展6 视频扩展11 视频扩展16 文章1 文章201 文章401 文章601 文章801 文章1001 资讯1 资讯501 资讯1001 资讯1501 标签1 标签501 标签1001 关键词1 关键词501 关键词1001 关键词1501 专题2001
数字逻辑电路试卷(附答案)
2025-09-30 19:43:44 责编:小OO
文档
1.逻辑函数的两种标准形式分别为。

2.将2004个“1”异或起来得到的结果是(0)。

3.半导体存储器的结构主要包含三个部分,分别是(译码器)、(存储阵列)、(控制逻辑)。

4.A/D转换的四个过程是采样、保持、量化和(编码),其中采样脉冲的频率要求至少是模拟信号最高频率的(2)倍。

5.8位D/A转换器当输入数字量10000000为5v。若只有最低位为高电平,则输出电压为(5/128)v;当输入为10001000,则输出电压为(5*136/128)v。

6.就逐次逼近型和双积分型两种A/D转换器而言,(双积分型)的抗干扰能力强,(逐次逼近型)的转换精度高。

7.(61. 5)10 == (3D.8)16 = (10010001.1000)5421BCD;

8.已知某74ls00为2输入4与非门,I OL=22mA,I OH=2mA,I IL=2mA,I IH=40μA,则其低电平输出的扇出系数N OL=(11),其高电平输出的扇出系数N OH=(50);

9.函数的最小项表达式为F=(4.5.7),最大项表达式为(0.1.2.3.6)

10. 根据对偶规则和反演规则,直接写出的对偶式和反函数,

Fd =(),=();

11.

12.已知X=(-17),则X的8位二进制原码为(10001001),其8位二进制补码为(11110111);

13.T' 触发器的次态方程是(Qn+1 = ~Qn);

14.D触发器的次态方程是();

15.根据毛刺的不同极性,可以将逻辑险象分为0型险象和1型险象,对于一个逻辑表达式,若在给定其它变量适当的逻辑值后,出现F=

()的情形,则存在1型险象;1.表示任意两位无符号十进制数需要(B)二进制数。

A.6 B.7 C.8 D.9

2. 一个多输入与非门,输出为0的条件是(C)

A 只要有一个输入为1,其余输入无关

B 只要有一个输入为0,其余输入无关

C 全部输入均为1

D 全部输入均为0

3.余3码10001000对应的2421码为( C )。

A.01010101 B.10000101 C.10111011 D.11101011

4.下面4个逻辑表达式中,可以实现同或运算的表达式是(A )

5.补码1.1000的真值是(D)。

A.+1.0111 B. -1.0111 C. -0.1001 D. -0. 1000

6.组合电路和时序电路比较,其差异在于前者( B )

A.任意时刻的输出不仅与输入有关,而且与以前的状态有关

B.任意时刻的输出信号只取决于当时的输入信号

C.有统一的时钟脉冲控制

D.输出只与内部状态有关

7.下列四种类型的逻辑门中,可以用(D)实现三种基本运算。

A. 与门

B. 或门

C. 非门

D. 与非门

8.实现两个四位二进制数相乘的组合电路,应有( A )个输出函数。

A.8 B. 9 C. 10 D. 11

9.要使JK触发器在时钟作用下的次态与现态相反,JK端取值应为(D )。

A.JK=00 B. JK=01 C. JK=10 D. JK=11

10.设计一个四位二进制码的奇偶位发生器(假定采用偶检验码),需要( B )个异或门。

A.2 B. 3 C. 4 D. 5

11.下列逻辑函数中,与(A+B)(A+C)等价的是( C )

A F=A

B B F=A+BC F=A+BC

D F= B+C

12.图示TTL门电路中,F=的逻辑功能图为(B)

13. 和四变量的最小项逻辑相邻的最小项是( C )

14.标准或与式是由(C)构成的逻辑表达式。

A.与项相或 B. 最小项相或 C. 最大项相与 D.或项相与15.在下列四个逻辑函数表达式中,( B )是最小项表达式。

16.边沿式D触发器是一种(C)稳态电路。

A.无 B.单 C.双 D.多17.以下电路中,能够实现对CP端时钟信号二分频的电路是( B )

18.下面4个逻辑表达式中,(C)是异或门的表达式。

19.n级触发器构成的环形计数器,其计数的模式(A )。

A. n

B.2n+1

C.2n D2n-1

20.施密特触发器常用于对脉冲波形的(C)

A 定时

B 计数

C 整形

D 产生

22. 基本RS触发器在触发脉冲消失后,输出状态将(D)

A 随之消失

B 发生翻转

C 恢复原态

D 保持现态

23. 一个触发器有两个稳态,存储8位二进制信息要(B)个触发器。

A 2

B 8

C 16

D 32

24.十进制数25用8421BCD码表示为(B)

[A] 10 101 [B] 0010 0101 [C] 100101 [D] 10101

25. JK触发器在时钟脉冲作用下次态与现态相反,JK取值为(B)

[A] 00 [B] 11 [C] 01 [D] 10

26. 寻址容量为16K×8的RAM需要(C)根地址线。

[A] 4 [B] 8 [C] 14 [D] 16

27. 多谐振荡器可产生(B)

[A] 正弦波 [B] 矩形脉冲 [C] 三角波 [D] 锯齿波

28. 在(D)情况下,“或非”运算的结果是逻辑0。

[A] 全部输入是0 [B] 全部输入是1

[C] 任一输入为0,其他输入为1 [D] 任一输入为1

29. ROM具有(C)功能。

[A] 读/写 [B] 无读/写 [C] 只读 [D] 只写

30.八路数据分配器,其地址输入端有(C)个。

[A] 1 [B] 20 [C] 3 [D] 4

三、判断题(每题2分,共20分)

(×)1.原码和补码均可实现将减法运算转化为加法运算。

()2.化简完全确定状态表时,最大等效类的数目即最简状态表中的状态数目。

(×)3.并行加法器采用先行进位(并行进位)的目的是简化电路结构。

(√)4.异或函数与同或函数在逻辑上互为反函数。

(×)5.因为逻辑表达式A+B+AB=A+B成立,所以AB=0成立。

(√)6. 格雷码具有任何相邻码只有一位码元不同的特性。

(×)7.逻辑变量的取值,1比0大。

(√)8.相同逻辑功能的TTL电路和CMOS电路相比,前者的功耗大。

(×)9. 十进制数(9)10比十六进制数(9)16小。

(√)10. 若两个函数具有不同的真值表,则两个逻辑函数必然不相等。

(×)11. 逻辑函数Y=A + B+ C+B 已是最简与或表达式。

(×)12. 三态门的三种状态分别为:高电平、低电平、不高不低的电压。

(×)13.单稳态触发器在外加触发信号触发时,电路由暂稳态翻转到稳态。

(×)14.采用不可重触发单稳态触发器时,若在触发器进入暂稳态期间再次受到触发,输出脉宽可在此前暂稳态时间的基础上再展宽T W (√)15. CMOS门输出为1时由外接电源和电阻提供输出电流。

(√)16. 数据选择器和数据分配器的功能正好相反,互为逆过程。

(×)17. 用数据选择器可实现时序逻辑电路。

(√)18. 同步触发器存在空翻现象,而边沿触发器和主从触发器克服了空翻。

(×)19. 同步二进制计数器的电路比异步二进制计数器复杂,所以实际应用中较少使用同步二进制计数器。

(×)20.计数器的模是指构成计数器的触发器的个数。

(√)21.奇偶校验码不能检测出偶数个码元错误。

(×)22. 施密特触发器具有一个稳定状态。

(×)23. 用4选1数据选择器不能实现3变量的逻辑函数。

(×)24.单稳态触发器的暂稳态时间与输入触发脉冲宽度成正比。

(√)25.若两个函数具有相同的真值表,则两个逻辑函数必然相等。

(×)26.时序电路无记忆功能,组合逻辑电路有记忆功能。

(√)27.A/D转换器的位数越多,能够分辨的最小输出电压变化量就越小。下载本文

显示全文
专题